【电路原理】斜坡发生器(RAMP generator)的补偿原理

这篇具有很好参考价值的文章主要介绍了【电路原理】斜坡发生器(RAMP generator)的补偿原理。希望对大家有所帮助。如果存在错误或未考虑完全的地方,请大家不吝赐教,您也可以点击"举报违法"按钮提交疑问。

1.补偿原理

当软件控制采用CCM峰值电流(连续电流模式峰值电流)需要用到斜坡发生器,原因是抑制次斜坡振荡。当系统工作条件改变,产生电流波动为ΔI1,开关周期结束时,产生电流波动为ΔI2,
【电路原理】斜坡发生器(RAMP generator)的补偿原理
由图中几何关系可以得到
    tgα=x/(ΔI1 )
    tgβ=x/(ΔI2 )
    tgα∙ΔI1=tgβ∙ΔI2
(1)当占空比小于50%时,α<β,所以ΔI1>ΔI2,开关周期结束时,电流扰动减小,因此几个开关周期后,电流扰动逐渐为0,整个系统稳定。
(2)当占空比大于50%时,α>β,所以ΔI1<ΔI2,开关周期结束时,电流扰动增大,在后面的开关周期中,电流扰动越来越大,整个系统失稳。
【电路原理】斜坡发生器(RAMP generator)的补偿原理
因此为了使占空比大于50%时,整个系统也处于稳定状态,引入斜坡补偿(RAMP波)
【电路原理】斜坡发生器(RAMP generator)的补偿原理 如图所示,其中mn为RAMP波斜率,m1为电感电流的上升斜率,m2为电感电流的下降斜率,由几何关系可得
    ΔI1=m1+mn
    ΔI2=m2−mn
根据前面的分析,要使整个系统稳定,需要ΔI1>ΔI2,则可以得到
    m1+mn>m2−mn
    mn>(m2−m1)/2
因此当斜坡的斜率mn=m2/2 时,上式恒成立,系统稳定。当然在运用时,会根据应用场景设置相应合适的斜坡斜率。

2.应用

当反馈电流等于DAC输出时(参考值),比较器输出发生改变,同时DAC输出值变为初始值(RAMPMAXREF),当一个开关周期结束时(TBCTR=0),斜坡发生器开始递减。
【电路原理】斜坡发生器(RAMP generator)的补偿原理

3.参考文献

峰值电流模式次谐波震荡及斜坡补偿文章来源地址https://www.toymoban.com/news/detail-499324.html

到了这里,关于【电路原理】斜坡发生器(RAMP generator)的补偿原理的文章就介绍完了。如果您还想了解更多内容,请在右上角搜索TOY模板网以前的文章或继续浏览下面的相关文章,希望大家以后多多支持TOY模板网!

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请点击违法举报进行投诉反馈,一经查实,立即删除!

领支付宝红包赞助服务器费用

相关文章

  • proteus——555 PWM 发生器

    proteus——555 PWM 发生器

    什么是 PWM 信号? 脉宽调制(PWM)是一种数字信号,最常用于控制电路。该信号在预定义的时间和速度内设置为高(5v)和低(0v)。信号保持高电平的时间称为\\\"导通时间\\\",信号保持低电平的时间称为\\\"关断时间\\\"。PWM 有两个重要参数,如下所述: PWM 的占空比: PWM信号保持高

    2024年02月07日
    浏览(6)
  • Verilog | M序列发生器

    Verilog | M序列发生器

    m序列 :最长线性反馈移位寄存器序列的简称。是一种反馈移位型结构的电路,由n个移位寄存器加异或反馈网络组成,反馈多项式为本原多项式,其最大序列长度 M = 2 n − 1 M = 2^n-1 M = 2 n − 1 。是一种伪随机序列、伪噪声码。 伪随机序列:不能预先确定但可以重复实现的序列

    2024年02月07日
    浏览(10)
  • 基于uA741 PWM发生器

    基于uA741 PWM发生器

    一、实验要求 二、设计任务与要求 三、设计实验报告要求 一、实验要求 查阅资料,确定方案 用 Multisim 进行验证,并 打印电路、输出波形、元器件参数表 电路基于 uA741 集成运算放大器构成 要求电路 震荡频率为300Hz , 输出电压峰峰值为14v 二、设计任务与要求 设计一个占

    2024年02月11日
    浏览(14)
  • 单片机课程设计波形发生器

    单片机课程设计波形发生器

    怎么说呢,前面半个月被这个单片机课程设计搞得焦头烂额的,再加上运气属实有点“好”,就脾气有点“暴躁”,好的,也就骂了半天的脏话。有一说一,没有素质确实舒服。 好了,事情目前是过去了,那就好好回顾一下遇到的问题,以及找到了怎样的解决方案,和最后仍

    2024年02月09日
    浏览(12)
  • 单片机实验——简易波形发生器设计

    单片机实验——简易波形发生器设计

    波形发生器广泛地应用于电子和通信等领域,是应用最广泛的电子仪器之一,本设计用51单片机以及DAC0832实现基本波形的输出,参考电路如下: 可以产生方波、三角波、正弦波、锯齿波等波形,用仿真的示波器查看。 用4个按键分别控制输出相应波形。 利用C51设计程序完成以

    2024年02月12日
    浏览(15)
  • 定长指令周期---时序发生器FSM设计

    定长指令周期---时序发生器FSM设计

    定长指令周期—时序发生器FSM设计 实验目的 帮助学生理解传统三级时序系统中时序发生器的基本原理,学生能设计定长指令周期的时序发生器状态机以及输出函数。 实验内容 利用数字逻辑电路相关知识设计定长指令周期的三级时序系统,时序发生器包括状态机和输出函数两

    2024年02月12日
    浏览(12)
  • Multisim14.0仿真(五)三角波发生器

    Multisim14.0仿真(五)三角波发生器

    一、仿真原理图: 二、仿真效果:

    2024年02月10日
    浏览(10)
  • 波形发生器设计(频率、占空比、幅值可调)

    波形发生器设计(频率、占空比、幅值可调)

    1.电路原理图: 2.原理: 采用了文氏电桥的方法,通过自激振荡的方式出波。 其中R 6 ,C 1 ,R 2 ,C 2 构成正反馈支路,令R 1 =R 2 =R,C 1 =C 2 =C,可以计算出正弦波的振荡频率f=1/2πRC。将文氏电路的电容值固定,电阻替换为可调电位器,这样我们就可以控制产生的正弦波的频率。注意

    2024年02月09日
    浏览(17)
  • DDS信号发生器Verilog波形发生器FPGA

    DDS信号发生器Verilog波形发生器FPGA

    名称:DDS信号发生器Verilog波形发生器 软件:Quartus 语言:Verilog 要求:  1.可产生正弦波,锯齿波,三角波,方波4种波形,频率可调  2.具有波形选择、起动、停止功能。 代码下载:DDS信号发生器Verilog波形发生器_Verilog/VHDL资源下载 代码网:hdlcode.com 部分代码展示 设计文档

    2024年02月07日
    浏览(19)
  • 51单片机入门教程(4)——波形发生器

    51单片机入门教程(4)——波形发生器

    目录 1、总述 2、系统硬件设计  3、系统软件设计思路  3、测试与分析 (1)Proteus仿真测试 (2)直流稳压电源测试 (3)实物测试 该篇为51单片机入门教程的实战篇 ,本篇介绍了以51单片机和DAC0832数模转换芯片为核心的波形发生器,并对DAC0832和UA741的结构和工作原理以及电

    2024年02月08日
    浏览(28)

觉得文章有用就打赏一下文章作者

支付宝扫一扫打赏

博客赞助

微信扫一扫打赏

请作者喝杯咖啡吧~博客赞助

支付宝扫一扫领取红包,优惠每天领

二维码1

领取红包

二维码2

领红包